VIA C7

Материал из Википедии — свободной энциклопедии
Перейти к навигации Перейти к поиску
<<   C7   >>
Центральный процессор
KL VIA C7 M.jpg
C7-M 795 2 ГГц
Производство Май 2005
Производитель VIA Technologies
Частота ЦП 1.0—2.0 ГГц
Частота FSB 400—800 МГц
Технология производства 0.09 мкм
Наборы инструкций x86, MMX, SSE, SSE2, SSE3
Разъём Socket 479
Ядра Esther (C5J)

C7 — процессор (ядро Esther), анонсированный компанией VIA Technologies в июне 2005 года. Выполнен на 90-нм технологии с использованием SOI.

Характеристики[править | править код]

  • Технология производства: 90 нм
  • Тактовые частоты 1,0/1,2/1,5/1,6/1,8/2,0 ГГц
  • Частота системной шины: 400/800 МГц
  • Энергосберегающая технология: PowerSaver
  • Исполнение корпуса: NanoBGA2 footprint
  • Поддерживаемые инструкции: MMX/SSE/SSE2/SSE3
  • Объём внутреннего кэша: 128/128K L1/L2
  • Встроенный генератор случайных чисел (RNG)
  • Аппаратная поддержка алгоритмов шифрования: AES/SHA-1
  • Максимальная температура корпуса 100 °C

Ссылки[править | править код]